Схема полного двоичного сумматора

Простейшая задача состоит в сравнении двух одноразрядных чисел. Таблица истинности такой схемы, называемой полусумматором приведена на рисунке 4. Рисунок 4. Таблица истинности полусумматора. В соответствии с принципами построения произвольной таблицы истинности получим схему полусумматора. Разряд данных, записанный первым управляющим импульсом в первый триггер, с каждым последующим импульсом будет сдвигаться в следующий триггер.

Уменьшение этого времени — основная задача при построении параллельных сумматоров. Для этой цели в МС К561ИП2 предусмотрены три дополнительных входа: A > B, A = B и A > B, к которым подводятся соответствующие выходы микросхемы, выполняющей сравнение младших разрядов. Первый: в табл. 2 и 3 выходные сигналы P и S не случайно расположены именно в такой последовательности. Например, соберите с помощью только что созданного элемента схему, реализующую суммирование двух трех битовых чисел, как показано на рисунке и проверьте ее работу.
Троичный одноразрядный полный сумматор в троичной несимметричной системе счисления является неполной тринарной (трёхоперандной) троичной логической функцией. Полусумматор — логическая схема имеющая два входа и два выхода. Сумматором называется операционный узел ЭВМ, выполняющий операцию арифметического сложения двух чисел. Поэтому некоторые промышленно выпускаемые дешифраторы могут выполнять функции демультиплексоров. Чтобы учесть перенос приходится схему усложнять. По-сути она получается, состоящей из двух полусумматоров. Однако, как уже отмечалось, схемы сумматоров реализованы по приведенным выше формулам.

Похожие записи: